晶圓代工三強爭鋒 外資:臺積獨佔鰲頭

晶圓代工大廠製程效能比較

野村證券半導體產業分析師鄭明宗指出,在野村亞洲投資論壇上,與專家針對臺積電、英特爾南韓三星的晶圓代工先進製程爭霸,進行深入討論後,確信積電將自5奈米時代起進一步拉開與三星差距,臺積電亦將保持與英特爾競爭優勢地位,獨居鰲頭

野村證券近期舉行「野村亞洲投資論壇」,首要重頭戲就是其半導體研究團隊與IC Knowledge創辦人、在半導體與MEMS產業具35年經驗的Scotten W. Jones,進行半導體先進製程競爭版圖深度討論。

在臺積電、英特爾、三星的先進製程爭霸上,市場關心問題分爲三大面向:三星先進製程落後狀況、三星未來3奈米制程轉採水平奈米片(HNS)是否爲冒險之舉,以及英特爾CPU未來委外代工的變化

首先,三星在5奈米制程遠落後給臺積電,且良率提升比過去更緩慢,野村亞洲投資論壇的半導體深入探討結果認爲,三星長期以來急於推出新技術,用以聲稱技術領先,但最終良率都相當有限,野村證券直指,三星在5奈米制程上落後的良率差距,比起過去任何一製程都要龐大。

其次,三星運用HNS電晶體結構踏入3奈米制程,是否爲十分冒險的舉動?跟前述的觀點類似,因三星有志於佔據「技術第一」地位,像是先前在7奈米制程也是全球最早採用EUV者,甚至比臺積電還早一年,可以理解三星採用HNS來對抗臺積電3奈米制程的FinFET。

專家指出,HNS有九成與FinFET相似,但剩下的10%電晶體結構差異非常難達到,儘管新結構可以創造功耗優勢,但對三星而言,無疑暴露在非常大的執行風險中。

另外,英特爾將於2023年把部分CPU委外代工給臺積電3奈米制程,已廣爲市場知悉,但未來會不會繼續下單給臺積電2奈米制程?Jones認爲,臺積電2奈米制程密度爲500 MTx/mm2(每平方毫米百萬電晶體),英特爾5奈米制程密度則約400 MTx/mm2,臺積電在下一場先進製程正面對決中,仍會取得勝利,不過,英特爾5奈米效能表現可能與臺積電2奈米相去不遠,這樣一來,臺積電的優勢主要將來自成本節省層面

Jones指出,因臺積電毛利率劍指五成高水準,英特爾未來會不會繼續委由臺積電2奈米制程代工,現在言之過早。

野村證券則認爲,最後還是要看英特爾自身先進製程的執行力而定。